PXA270嵌入式系统设计(2)—时钟及复位部分
时间:2016-12-09作者:华清远见
近计划针对我们华清远见的教学开发一套PXA270系统,我把我的一些软、硬件开发过程记录下来和大家一起分享、讨论。有好的建议大家一定要及时交流,lht@farsight.com.cn。上一篇我写了“PXA270嵌入式系统设计一:电源管理部分”,今天接着写一下关于时钟及复位部分的内容,欢迎指正~~ 一、时钟部分 任何一款处理器都需要至少一个时钟源。在处理器的内部会有相应的时钟管理单元来为cpu及各个功能控制单元提供合适的时钟。 PXA270处理器的需要两个外部振荡器,1个13M和1个32.768K。它们各自的作用:
PXA270处理器内部有两个PLL单元,一个是外围PLL,另一个是核心PLL
时钟部分的电路原理图:
二、复位部分 PXA270提供了5种复位方式:
系统中和复位相关的电路原理图。
下图是max1586C和系统复位电路相关的接线
K1为复位按键,通过max1586C的复位管理电路输出nRSO信号。如果系统没有类似max1586C的复位管理电路的话,可以用一片类似max811的复位芯片来完成,也可以用阻容及一些逻辑电路的方式来完成复位。 注意:max1586C的MR脚复位会复位max1586C的V3输出到1.3V,对其它电压输出没有影响。 下图是复位信号和PXA270的nRESET的接线。
当nRESET置位或看门狗控制器复位时,nRESET_O都可以置位。可以用其来完成其它外围芯片的复位。 下图是JTAG电路,其复位信号要和系统的nRESET连接。
时钟复位部分大致就这么多了。
发表评论
|